什么是漏极开路?什么是上拉电阻·电路,下拉呢?

漏极开路是89C51单片机的书上说P0的
2025-01-31 16:44:33
推荐回答(2个)
回答1:

一、漏极开路:漏极开路(Open Drain)即高阻状态,适用于输入/输出,其可独立输入/输出低电平和高阻状态,若需要产生高电平,则需使用外部上拉电阻或使用如LCX245等电平转换芯片。同时具有很大的驱动能力,可以作为缓冲器使用。

二、上拉电阻·电路:含有上拉电阻的电路组成叫做上拉电阻·电路。在上拉电阻所连接的导线上,如果外部组件未启用,上拉电阻则“微弱地”将输入电压信号“拉高”。当外部组件未连接时,对输入端来说,外部“看上去”就是高阻抗的。

通过上拉电阻可以将输入端口处的电压拉高到高电平。如果外部组件启用,它将取消上拉电阻所设置的高电平。通过这样,上拉电阻可以使引脚即使在未连接外部组件的时候也能保持确定的逻辑电平。

三、下拉电阻·电路:含有下拉电阻的电路组成叫做下拉电阻·电路。下拉电阻是直接接到地上,接二极管的时候电阻末端是低电平。概述图中,下部的一个偏置电阻因为是接地,因而叫做下拉电阻,意思是将电路节点的电平向低方向(地)拉。

扩展资料:

上拉电阻·电路的作用:

1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须使用上拉电阻,以提高输出的高电平值。

3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。

6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。

参考资料来源:百度百科-漏极开路

参考资料来源:百度百科-漏极开路输出

参考资料来源:百度百科-上拉电阻

参考资料来源:百度百科-下拉电阻

回答2:

漏极开路 就是说MOS管漏极悬空,什么也不接(电平不稳定状态)
上拉电阻:就是引脚通过电阻上接电源
下拉电阻:引脚通过电阻下接地

至于漏极开路 在电路设计作为输入时,千万不能悬空,需要下拉电阻到地。因为漏极开路,单片机输入口为高阻抗,如果端口浮空,耦合很小的电流干扰都会产生一定的电压。或者将端口配置为输出口也可以