T1状态: IO/M指出CPU是从内存(1)还是从IO端口(0)读取数据。随后CPU从地址/状态复用线(A19/S6~A16/S3)和地址/数据复用线(AD15~AD0)上发出读取存储器的20位地址,对IO端口访问时从AD15~AD0上发出16位地址。
为了锁存地址,CPU在T1状态从ALE引脚输出一个正脉冲作为地址锁存信号。 如果需要读取高8位数据线上的数据(奇地址/读取一个字),BHE= 0。 为了控制总线收发器8286数据传输方向, R/DT= 0。
T2状态: 读信号RD开始变为低电平(有效),DEN=0,用来开放总线收发器8286。 T3状态: CPU检测READY引脚信号。若READY为高电平(有效),表示存储器或I/O端口已经准备好数据,进入T4状态;若READY为低电平(无效),表示存储器或I/O端口 尚未准备好数据,插入一个或多个TW状态,直到READY变为高电平。
T4状态:在T3(TW)和T4状态交界的下降沿处,CPU对数据总线上的数据进行采样,完成读取数据的操作
很早的CPU了