不同的模块往往工作在不同的频率下,在一个芯片上采用单时钟设计基本上是不可能实现的。多时钟域的设计是soc设计中的一个重要环节。分析了多时钟域设计中异步信号的产生以及带来的亚稳定性时整个电路性能和功能的影响,提出了采用同步器,握手通信协议,FIF()等方法减小亚稳定性概率和其影响的措施,并且给出了实用电路图并进行了实现,从而使得电路能够在多时钟域下更加健壮和稳定。