在数字电路中,般规定低电平为0~0.25V,高电平为3.5~5V。低电平表示0,高电平表示1。
但是也有特殊情况,在移动设备中,电池的电压会随使用时间的的推移而降低,如果规定高电平最低为3.5V的话可能设备的使用时间会大大降低,此时规定的高电平电压会低一点,最低会有1.7V左右。
高电平、低电平是相对的。涉及各电路的“门坎”,高电平和低电平有时是一小范围;有时是电源电压的一半左右为中间量,数字电路高低电平接近正负电源值;
扩展资料
脉冲信号与电平信号
电平即”电压平台”,指的是电路中某一点电压的高低状态,在数字电路中常用高电平和低电平分别表示”1”或”0”(也可以是”0”或”1”).电平的高低是个相对概念,3V对于7V是低电平,但对于1V就是高电平.
脉冲指电子电路中的电平状态突变,既可以是突然升高(脉冲的上升沿),也可以是突然降低(脉冲的下降沿).一般脉冲在电平突变后,又会在很短的时间内恢复原来的电平状态.
参考资料来源:百度百科--高电平
参考资料来源:百度百科--低电平
参考资料来源:百度百科--电平
理想的数字电路电平是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:
TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。
CMOS数字电路电源电压一般是3V--9V, 2/3VCC < 高电平 < (=) VCC,
0V < (=) 低电平<1/3VCC。
中间的电压区域是不稳定的,CMOS器件不稳定区域电压高于TTL器件。如果是带施密特输入结构的器件不稳定区域很小,接近理想器件。
总之,数字电路的电平可以这么认为:
2/3VCC < 高电平 < (=) VCC,
0V < (=) 低电平<1/3VCC。
理想的数字电路电平是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。CMOS数字电路电源电压一般是3V--9V, 2/3VCC < 高电平 < (=) VCC,0V < (=) 低电平<1/3VCC。
数字电路:用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二进制数据的数字电路。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。
这个是在具体应用中人为规定的,一般把高电平规定为数字电路的供电电压,低电平规定为0V。